Сделать домашней страницей // Главная // Новости // Hardware  Навигация по порталу: 
Новости
Почта
Форум
Афиша
Дневники
Чаты
Знакомства
Недвижимость
Туризм
Альбомы
Гороскопы
Объявления
Видео
Кулинария
Фавориты Пишите Информация
Поиск в интернете
 Последние новости
Интернет
Наука
В мире
Общество
Курьезы
Новости Израиля
Новости городов Израиля
Культура
ТВ анонсы
Медицина и здоровье
Непознанное
Спорт
Происшествия
Безопасность
Софт
Hardware
Туризм
Кулинария
От редактора
Архив новостей
<< Май 2026 >>
Пн Вт Ср Чт Пт Сб Вс
        1 2 3
4 5 6 7 8 9 10
11 12 13 14 15 16 17
18 19 20 21 22 23 24
25 26 27 28 29 30 31

Поиск в новостях
Новостные сайты
Российский центр культуры
Корреспондент.net
DELFI
Day.Az
ПРАВДА
Пресса Молдовы
Лента.ру
Новый регион 2
ЦентрАзия
ГрузияOnline
Еврейский центр
Благовест
Христианское общение
Авиабилеты Журнал Леди Экспорт новостей Бизнес каталог
Афиша Фотогалереи Экспорт гороскопов Хостинг
Погода Анекдоты Новости потребителя Реклама в интернете
Игры Отдых в Израиле Доска объявлений Построение сайтов
Hardware
  24.06.2009 12:00 | Создан чип многослойной флэш-памяти емкостью 32 Гбит
Toshiba Corp. представила многослойную флэш-память с двумя битами на ячейку типа P-BiCS (Pipe-shaped Bit Cost Scalable). Компанией был создан прототип 32-Гбит чипа, состоящий из 16 слоев ячеек памяти, изготовленных по 60-нм техпроцессу, который соответствует их матричной технологии производства. Он имеет размеры 10,11 х 15,52 мм с эффективной площадью ячейки на каждый бит 0,00082 мкм2, что меньше, чем у 32-нм флэш-памяти, запускаемой в производство в 2009 году.
P-BiCS является улучшенной версией BiCS, трехмерная многослойная структура модуля флэш-памяти разрабатывалась Toshiba с 2007 года. BiCS использует технологию стеков ячеек памяти в многоуровневой структуре, чередующей укладку управляющего электрода в виде пленки и промежуточного диэлектрика, а в отверстие, проходящее через все эти слои, помещается поликристаллический кремниевый канал. При этом компания изменила форму NAND-цепочек для обеспечения многоуровневого процесса и его контроля на уровне массива. В BiCS ячейки соединены в прямолинейную NAND-цепочку, а для P-BiCS была выбрана U-образная форма. Кроме того, существуют два наиболее значимых достижения в их структуре.
Первое, поскольку качество туннельно-изолирующей пленки повышено, была улучшена способность к хранению данных, реализуя многоуровневый процесс. Качество туннельно-изолирующей пленки улучшилось за счет того, что отпала необходимость ее удаления с нижней стороны сквозного отверстия. В BiCS туннельно-изолирующая пленка, формируемая на стороне сквозного отверстия, повреждается во время этого процесса, часто ухудшая запоминающие свойства. Toshiba представила метод снижения вероятности повреждения путем смены материала туннельно-изолирующей пленки с оксида кремния на нитрид кремния. Однако пока компания не может гарантировать достаточных запоминающих свойств при использовании нитрида кремния, заявляют ее представители.
Второе, поскольку свойства селекторного транзистора и линейного источника, используемых для чтения и записи данных, улучшены, рабочая характеристика на уровне массива стала более жесткой. В BiCS, которая имеет прямолинейную форму цепочки, селекторный транзистор и линейный источник расположены на нижней части цепочки. С другой стороны, в P-BiCS, чьи цепочки имеют U-образную форму, они могут быть сосредоточены в конце цепочки. Поэтому, когда цепочка формируется, температура порядка 1 тыс. °С не прикладывается к селекторному транзистору или линейному источнику. В результате запирающие свойства селекторного транзистора улучшаются, уменьшая число ошибок чтения.
В виду того, что металлические материалы могут применяться для линейного источника, скорость записи может быть выше, чем у BiCS. BiCS использует диффузионный слой, который стремится к высокому сопротивлению, как линейный источник. Когда сопротивление линейного источника высоко, колебание порогового напряжения становится значительным в этом массиве, что понижает скорость записи. Группа разработчиков P-BiCS намеревается организовать технологию серийного производства для многослойного модуля флэш-памяти в течение двух-трех лет в качестве меры по высокой интеграции флэш-модуля без использования микрообработки. И P-BiCS выглядит одним из главных кандидатов для осуществления этой цели.
Для дальнейшего снижения издержек требуется еще один прорыв, а именно, в методе укладки слоев, — говорит Хидеаки Аочи (Hideaki Aochi), ведущий специалист Отделения технологий передовых запоминающих устройств (Advanced Memory Device Technology Dept) и Центра исследований и разработки полупроводников (Center for Semiconductor Research & Development) Toshiba Corp. Например, сейчас отверстие может проходить одновременно через 8 уровней. А 16 уровней реализуются совмещением двух восьмислойных модулей. В будущем Toshiba планирует создать методику получения сразу 16 уровней и более.
Первоисточник: 3dnews.ru »
Новости по теме
24.06.2009 | Galaxy выпустила "настоящую" GeForce 9600 GT Low Power
24.06.2009 | Серия Buffalo RUF2-PS пополняется 16-ГБ миниатюрной "флэшкой"
23.06.2009 | У iPhone появился китайский аналог CiPhone C6
23.06.2009 | SilverStone SuGo SG06 - красивый мини-корпус с 80 PLUS PSU
23.06.2009 | Телефон-матрешка покажет эволюцию мобильных устройств
23.06.2009 | PowerColor анонсировала линейку видеокарт Go! Green или "зелёные" Radeon
23.06.2009 | Walton Chaintech оснастила USB-накопитель интерфейсом eSATA
22.06.2009 | Intel масштабировала 193-нм литографию для 15-нм норм
22.06.2009 | Samsung LD220 - первый в мире USB-монитор для ноутбуков
22.06.2009 | Фанатам Рокки: USB-флэшки в виде боксеров

Поиск знакомств
 Я
 Ищу
от до
 Новости  Скидки и предложения  Мода  Погода  Игры он-лайн  Интернет каталог
 Дневники  Кулинарная книга  Журнал Леди  Фотоальбомы  Анекдоты  Бесплатная почта
 Построение сайтов  Видео  Доска объявлений  Хостинг  Гороскопы  Флэш игры
Все права защищены © Алексей Каганский 2001-2008
Лицензионное соглашение
Реклама на сайте
Главный редактор Новостного отдела:
Валерий Рубин. т. 054-6715077
Связаться с редактором